Het doel van deze instructies is het maken van een 4-bits adder in Quartus II. Een 4-bits Adder is een eenvoudig model van een rekenmachine. Het duurt in twee getallen van 4 bits per stuk, waardoor wij nemen getallen 0-15, maar we zullen gebruiken cijfers 0-9. De nummers worden vervolgens bij elkaar opgeteld. Het circuit bestaat in Quartus II en vervolgens is geprogrammeerd op een veld Programmable Gate Array (FPGA) waarmee het circuit moet worden gebruikt.
Dit project is bedoeld om voor de lol of zou een afstudeerproject voor een klasse, maar is meestal meer vertrouwd met logische circuits te maken. Dit project zal maken meer zin als je al genomen of momenteel een digitale logica klasse en een basiskennis van logic-poorten hebben. Wat basis commando's voor Quartus vallen ook als u nog nooit gebruikt.
De FPGA heeft knoppen, schakelaars, LEDs en waarde weergegeven voor de meeste circuits. Quartus 2 kan worden gekocht voor rond $3.000-4.000 dollar; Hoewel, de web edition van de software is gratis, vereist maar nog steeds de aankoop van een FPGA. Ik vond de FPGA online voor ongeveer $200. Ik gebruikte de campus-software, dus ik heb niet alle apparatuur aan te schaffen. Het kostte me 6 uren in beslag van de adder van kras mijn eerste keer. Mijn hoop met deze instructies zijn voor jou te kunnen voltooien van de 4-bits adder in minder dan 5 uur. Voltooiing van dit circuit brengt u beter begrip en vervulling met de complexiteit ervan.
Opmerking: Afbeeldingen aan het begin van elke pagina show gegeven van de stappen in het proces. Ze zijn om verwarring te voorkomen