Stap 2: Configureren van het Zynq blok
Klik nu op het tabblad "MIO configuratie" aan de linkerzijde van het scherm. "I/o-randapparatuur" uit te breiden. Controleer beide "SD 0", "ENET 0", en "UART 1". Vouw "GPIO" binnen die. Vink het vakje "GPIO MIO". Sommige andere vakken wordt gecontroleerd die ok is. Vervolgens vouw "Toepassing processoreenheid" en controleer "Timer 0" en "Waakhond".
Klik op de "Klok Configuration" tab aan de linkerkant van het scherm. "PL stof klokken" uit te breiden. Zorg ervoor dat "FCLK_CLK0" is geselecteerd en dat de waarde 100 MHz is.
Klik nu op het tabblad "Interrupts" aan de linkerzijde van het scherm. Klik in het vak 'Onderbroken door stof'. Vervolgens vouw "PL-PS" en vink het vakje "IRQ_F2P [15:0]". Dit zal later in het project worden gebruikt voor het genereren van interrupts voor de processor van de FPGA. Ga je gang en klik op "OK" in de rechterbenedenhoek van het venster.